2022-08-20 / 最終更新日時 : 2023-01-29 admin Simulator Matrix Multiplication based on the RISC-V Vector Extension Luffcaでは、RISC-Vベクトル拡張に基づく行列積カーネルを作成し、RTLシミュレータを用いて性能を評価しました。
2022-08-06 / 最終更新日時 : 2022-09-23 admin FPGA Running ONNX Model on FPGA with Gemmini SoC Luffcaでは、FPGAボード上にDNNアクセラレータのGemminiとRISC-V CPUのRocketを実装し、ONNXモデルを実行することに成功しました。
2022-07-16 / 最終更新日時 : 2022-12-10 admin Simulator Benchmarks on RV64GC RISC-V Out-of-Order Simulator RISC-V Out-of-Order CoreのNaxRiscvがRV[32|64]GCに対応したので、RV64GCシミュレータを作成し、ベンチマークのCoreMark、Dhrystone及びWhetstoneを実行しました。
2022-07-02 / 最終更新日時 : 2022-07-03 admin FPGA Building an ML Processor using CFU Playground (Part 3) Luffcaでは、RISC-Vのカスタム命令を活用してMobileNetV2の推論を5.5倍高速化するML(Machine Learning)プロセッサを作成しました。
2022-06-18 / 最終更新日時 : 2022-10-22 admin Simulator Running Auto-Vectorized Program on RISC-V Vector RTL Simulator Luffcaでは、RISC-Vベクトル拡張(RVV)を利用するため、LLVM/Clangの自動ベクトル化を用いてプログラムをビルドし、RVV仕様v1.0に準拠するVicunaのRTLシミュレータ上で実行しました。
2022-06-04 / 最終更新日時 : 2022-09-23 admin FPGA Running ResNet-50 on FPGA with Gemmini SoC Luffcaでは、DNNアクセラレータのGemminiとRISC-V CPUのRocketを用いたDNNシステムをDigilent社のFPGAボード上に構築し、ResNet-50を実行することに成功しました。
2022-05-21 / 最終更新日時 : 2022-12-10 admin FPGA Running 32-bit Linux on FPGAs with RISC-V Out-of-Order Core Luffcaでは、Digilent社のFPGAボード用にRISC-V Out-of-Order CoreであるNaxRiscvのSoCのゲートウェアを作成し、32-bit Linuxを実行することに成功しました。
2022-05-07 / 最終更新日時 : 2022-08-21 admin FPGA Building an ML Processor using CFU Playground (Part 2) Luffcaでは、RISC-Vのカスタム命令を活用してKeyword Spottingモデルの推論を8.9倍高速化するML(Machine Learning)プロセッサを作成しました。
2022-04-16 / 最終更新日時 : 2022-05-20 admin Simulator Running CoreMark on SonicBOOM Simulator Luffcaでは、アウトオブオーダ実行スーパースカラのRISC-V CPUであるSonicBOOMのSFB(Short-Forwards Branch)最適化を有効化したシミュレータを作成し、CoreMarkを実行しました。
2022-04-02 / 最終更新日時 : 2022-08-06 admin Simulator Running Test Programs on Gemmini Simulators Luffcaでは、RISC-V SoCデザインフレームワークであるChipyardの環境構築を行うと共に、DNNアクセラレータのGemminiのシミュレータを作成し、テストプログラムのgemmini-rocc-testsを実行しました。